并聯電容器用串聯電抗器的應用背景 串聯電抗器是并聯電容器裝置(下稱電容裝置或電容器組)的主要組成部分之一,它起著限制電容器組(背靠背)合閘涌流,抑制電力諧波,防止電容器遭受損害,以及避免電容裝置的接入對電網諧波的過度放大和發生諧振等等重要作用。
然而,串聯電抗器與電容器不能隨意組合,若不考慮電容裝置接入處電網的實際情況,采用“一刀切”的配置方式(如電容器一律配用電抗率為5%~6%的串聯電抗器),往往適得其反,招致某次諧波的嚴重放大甚至發生諧振,危及裝置與系統的安全。由于電力諧波存在的普遍性,復雜性和隨機性,以及電容裝置所在電網結構與特性的差異,使得電容裝置的諧波響應及其串聯電抗器電抗率的選擇成為疑難的問題,也是人們著力研究的課題。
雖然現有的成果尚不足為電容裝置工程設計中串聯電抗器的選用作出量化的規定,但是隨著研究工作的深入,實際運行經驗的積累,業已提出許多為人共識的見解,或行之有效的措施,或可供借鑒的教訓。
電容器組投入串聯電抗器后改變了電路的特性,串聯電抗器既有其抑制涌流和諧波的優點,又有其額外增加的電能損耗和建設投資與運行費用的缺點。所以對于新擴建的電容裝置,或者已經投運的電容裝置中的串聯電抗器選用方案,進行技術經濟比較是很有必要的。對部分電容裝置工程設計中沿襲選用6%串聯電抗器對裝置的建設和運行有所裨益。 |